
Drawing: | 
| 
 |

Earlier published in: | 
. | 
IEC 60617-12 (ed.3.0) 12-31-02 |

Description (temporary field): | 
EN | 
NAND Schmitt-trigger
NAND with hysteresis
(e.g. part of SN 74132)
The output takes on its internal 1-state only when the external level applied to each input reaches its V1 threshold (see description of symbol 12-09-02). The output will maintain the internal 1-state until the external level applied to one of its inputs reaches its V2 threshold.
NOTE - This symbol is not equivalent to: .. |

| 
FR | 
Trigger de Schmitt ET-NON
ET-NON à hystérésis
(modèle d'antériorité : une partie de SN 74132)
La sortie prend l'état interne 1 seulement quand le niveau de chaque entrée atteint le seuil V1 (voir la légende du symbole 12-09-02). Elle conserve l'état interne 1 jusqu'à ce que le niveau appliqué à l'une des entrées atteigne le seuil V2.
NOTE - Ce symbole n'est pas équivalent à : .. |

Name: | 
EN | 
NAND Schmitt-trigger |

| 
FR | 
Trigger de Schmitt ET-NON |

Alternative names: | 
EN | 
NAND with hysteresis |

| 
FR | 
ET-NON à hystérésis |

Keywords: | 
EN | 
binary logic circuits; hysteresis; triggers |

| 
FR | 
circuits logiques binaires, hystérésis, triggers |

Form: | 
EN | 
|

| 
FR | 
|

Alternative forms: | 
| 
|

Applied in: | 
| 
|

Applies: | 
| 
S01467, S01492, S01567 |

Application notes: | 
| 
A00269, A00336, A00355 |

Source references: | 
| 
|

Published in: | 
| 
|

Entered on: | 
| 
2003-12-05 |

Evaluated on: | 
| 
2003-12-05 |

Released on: | 
| 
2004-09-01 |

Rejected on: | 
| 
|

Obsolete from: | 
| 
|

Proposed by: | 
| 
TC3 |

Replaces: | 
| 
|

Replaced by: | 
| 
|

Shape class: | 
| 
Characters, Lines , Rectangles |

Function class: | 
| 
K Processing signals or information |

Application class: | 
| 
Circuit diagrams, Function diagrams |

Symbol restrictions: | 
EN | 
|

| 
FR | 
|

Remarks: | 
EN | 
(e.g. part of SN 74132)
The output takes on its internal 1-state only when the external level applied to each input reaches its V1 threshold (see description of symbol S01492). The output will maintain the internal 1-state until the external level applied to one of its inputs reaches its V2 threshold.
|

| 
FR | 
(modèle d'antériorité : une partie de SN 74132)
La sortie prend l'état interne 1 seulement quand le niveau de chaque entrée atteint le seuil V1 (voir la légende du symbole S01492). Elle conserve l'état interne 1 jusqu'à ce que le niveau appliqué à l'une des entrées atteigne le seuil V2.
|

Change requests: | 
| 
C00113, C00189, C00238 |